AS4C4M16SA-7BCN

Alliance Memory
913-4C4M16SA-7BCN
AS4C4M16SA-7BCN

Fabricante:

Descripción:
DRAM SDRAM, 64Mb, 4M x 16, 3.3V 54BGA , 143 MHz, (A-die), Commercial Temp - Tray

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 600

Existencias:
600
Se puede enviar inmediatamente
En pedido:
696
Plazo de entrega de fábrica:
12
Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Mínimo: 1   Múltiples: 1
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
$5.30 $5.30
$4.94 $49.40
$4.79 $119.75
$4.69 $234.50
$4.58 $458.00
$4.44 $1,110.00
$4.22 $1,468.56
$3.59 $3,747.96
$3.51 $9,771.84

Atributo del producto Valor de atributo Seleccionar atributo
Alliance Memory
Categoría de producto: DRAM
RoHS:  
SDRAM
64 Mbit
16 bit
143 MHz
FBGA-54
4 M x 16
5.4 ns
3 V
3.6 V
0 C
+ 70 C
AS4C4M16SA
Tray
Marca: Alliance Memory
País de ensamblaje: TW
País de difusión: TW
País de origen: TW
Sensibles a la humedad: Yes
Estilo de montaje: SMD/SMT
Tipo de producto: DRAM
Cantidad de empaque de fábrica: 348
Subcategoría: Memory & Data Storage
Corriente de suministro - Máx.: 45 mA
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

CNHTS:
8542329010
USHTS:
8542320002
JPHTS:
854232021
KRHTS:
8542321010
MXHTS:
8542320201
ECCN:
EAR99

AS4C SDRAM

Alliance Memory AS4C SDRAM is high-speed CMOS synchronous DRAM containing 64Mbits, 128Mbits, or 256Mbits. They are internally configured as 4 banks of 1M, 2M, or 4M word x 16 DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Read and write accesses to the SDRAM are burst oriented, accesses start at a selected location and continue for a programmed number of locations in a programmed sequence. Accesses begin with the registration of a BankActivate command, which is then followed by a Read or Write command.