AS4C8M32MD2A-25BCNTR

Alliance Memory
913-4C8M32MD2A25BCNT
AS4C8M32MD2A-25BCNTR

Fabricante:

Descripción:
DRAM LPDDR2, 256Mb, 8M X 32, 1.2V, 134ball BGA Commercial Extended temp - Tape & Reel

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

Disponibilidad

Existencias:
No en existencias
Plazo de entrega de fábrica:
35 Semanas Tiempo estimado de producción de fábrica.
Se establece un tiempo de entrega prolongado para este producto.
Mínimo: 1000   Múltiples: 1000
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
Envase tipo carrete completo (pedir en múltiplos de 1000)
$4.77 $4,770.00

Embalaje alternativo

N.º de artículo del Fabricante:
Embalaje:
Tray
Disponibilidad:
En existencias
Precio:
$7.39
Mín.:
1

Atributo del producto Valor de atributo Seleccionar atributo
Alliance Memory
Categoría de producto: DRAM
RoHS:  
SDRAM Mobile - LPDDR2
256 Mbit
32 bit
400 MHz
FBGA-134
8 M x 32
5.5 ns
1.14 V
1.95 V
- 25 C
+ 85 C
AS4C8M32MD2A-25
Reel
Marca: Alliance Memory
País de ensamblaje: Not Available
País de difusión: Not Available
País de origen: TW
Sensibles a la humedad: Yes
Estilo de montaje: SMD/SMT
Tipo de producto: DRAM
Cantidad de empaque de fábrica: 1000
Subcategoría: Memory & Data Storage
Corriente de suministro - Máx.: 16 mA
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

USHTS:
8542320024
ECCN:
EAR99

DDR2 SDRAM

Alliance Memory DDR2 SDRAM is designed to comply with DDR2 SDRAM key features. Features such as posted CAS# with additive latency, Write latency=Read latency -1, and On-Die Termination (ODT). All of the control and address inputs are synchronized with a pair of externally supplied differential clocks. Inputs are latched at the cross point of differential clocks (CK rising and CK# falling). All I/Os are synchronized with a pair of bidirectional strobes (DQS and DQS#) in a source synchronous fashion. The address bus is used to convey row, column, and bank address information in RAS #, CAS# multiplexing style.