EPM240F100I5N

Altera
989-EPM240F100I5N
EPM240F100I5N

Fabricante:

Descripción:
Dispositivos lógicos programables complejos (CPLD)

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

Disponibilidad

Existencias:
0

Aún puede comprar este producto que se encuentra pendiente.

Plazo de entrega de fábrica:
7 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Mínimo: 1   Múltiples: 1
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
$22.92 $22.92
$21.24 $531.00
$20.73 $2,073.00

Atributo del producto Valor de atributo Seleccionar atributo
Altera
Categoría de producto: Dispositivos lógicos programables complejos (CPLD)
RoHS:  
EPM240
SMD/SMT
FBGA-100
2.5 V, 3.3 V
192 Macrocell
80 I/O
- 40 C
+ 85 C
304 MHz
4.7 ns
Tray
Marca: Altera
País de ensamblaje: Not Available
País de difusión: Not Available
País de origen: MY
Tipo de memoria: Flash
Sensibles a la humedad: Yes
Cantidad de bloques de secuencias lógicas - LAB: 24
Cantidad de elementos lógicos: 240
Corriente de suministro operativa: 55 mA
Tipo de producto: CPLD - Complex Programmable Logic Devices
Cantidad de empaque de fábrica: 176
Subcategoría: Programmable Logic ICs
Voltaje de alimentación - Máx.: 3.6 V
Voltaje de alimentación - Mín.: 2.375 V
Total de memoria: 8192 bit
Nombre comercial: MAX II
Alias de las piezas n.º: 972153
Peso de la unidad: 7 g
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
854239099
TARIC:
8542399000
MXHTS:
8542399901
ECCN:
EAR99

SoC FPGA Family

Altera SoC FPGAs integrate an Arm-based hard processor system (HPS) consisting of processors, peripherals, and memory interfaces with the FPGA fabric using a high-bandwidth interconnect backbone. The devices combine the performance and power savings of hard intellectual property (IP) with the flexibility of programmable logic. These user-customizable Arm-based SoC FPGAs are ideal for reducing system power, cost, and board size by integrating discrete processors and digital signal processing (DSP) functions into a single FPGA. They differentiate the end product with custom hardware and software and add support for virtually any interface standard or protocol in the FPGA.