DS280BR810ZBFR

Texas Instruments
595-DS280BR810ZBFR
DS280BR810ZBFR

Fabricante:

Descripción:
Interfaz - Búfers de señal, Repetidores 28-Gbps low power 8- channel linear redr A 595-DS280BR810ZBFT

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

Disponibilidad

Existencias:
No en existencias
Plazo de entrega de fábrica:
18 Semanas Tiempo estimado de producción de fábrica.
Mínimo: 1000   Múltiples: 1000
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
Envase tipo carrete completo (pedir en múltiplos de 1000)
$32.22 $32,220.00

Atributo del producto Valor de atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Interfaz - Búfers de señal, Repetidores
RoHS:  
- 40 C
+ 85 C
SMD/SMT
NFBGA-135
Reel
Aplicación: Backplane, Front Port
Marca: Texas Instruments
País de ensamblaje: Not Available
País de difusión: Not Available
País de origen: Not Available
Sensibles a la humedad: Yes
Tipo de producto: Signal Buffers, Repeaters
Serie: DS280BR810
Cantidad de empaque de fábrica: 1000
Subcategoría: Interface ICs
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
854239099
TARIC:
8542399000
MXHTS:
8542399901
ECCN:
EAR99

DS280BR810 28Gbps 8-Ch Linear Repeater

Texas Instruments DS280BR810 28Gbps 8-Channel Linear Repeater is an extremely low-power, eight-channel linear equalizer. It supports multi-rate, multi-protocol interfaces up to 28Gbps. This device is used to extend the reach and improve the robustness of high-speed serial links for front-port, backplane, and chip-to-chip applications. The linear nature of the DS280BR810's equalization preserves the transmit signal characteristics. This allows the host and link partner ASICs to freely negotiate transmit equalizer coefficients. Transparency to the link training protocol facilitates system-level interoperability with minimal effect on the latency. Each channel operates independently, which allows the DS280BR810 to support individual lane Forward Error Correction (FEC) pass-through.