74HCS595BQ-Q100X

Nexperia
771-74HCS595BQ-Q100X
74HCS595BQ-Q100X

Fabricante:

Descripción:
Registros de cambio de contadores The factory is currently not accepting orders for this product.

Ciclo de vida:
Nuevo producto:
Lo nuevo de este fabricante.
Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 900

Existencias:
900 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
53 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Las cantidades superiores a 900 estarán sujetas a requisitos mínimos de pedido.
Se establece un tiempo de entrega prolongado para este producto.
Mínimo: 1   Múltiples: 1   Máxima: 300
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
$0.84 $0.84
$0.579 $5.79
$0.366 $36.60
Envase tipo carrete completo (pedir en múltiplos de 3000)
$0.366 $1,098.00

Atributo del producto Valor de atributo Seleccionar atributo
Nexperia
Categoría de producto: Registros de cambio de contadores
RoHS:  
Reel
Cut Tape
Marca: Nexperia
País de ensamblaje: Not Available
País de difusión: Not Available
País de origen: CN
Tipo de producto: Counter Shift Registers
Cantidad de empaque de fábrica: 3000
Subcategoría: Logic ICs
Alias de las piezas n.º: 935691489115 935690000000
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

                        
The factory is currently not accepting orders for this product.

TARIC:
8542319000

74HCS595 8-bit Shift Register

Nexperia 74HCS595 8-bit Shift Register offers a storage register and 3-state outputs, with the shift and storage register supplying separate clocks. The 8-bit serial-in/serial or parallel-out shift register provides a serial input (DS) and a serial output (Q7S) to enable cascading and an asynchronous reset MR input. Furthermore, a LOW on MR will reset the shift register, and data is shifted on the LOW-to-HIGH transitions of the SHCP input.